Voorbeelden en tips door fotoopa.

MAX II CPLD toepassingen:

Proef1 Eerste verilog programma op de MAX II board * update 9 jan 2000
Proef2 Aansluiten van een 2 digit 7segments display January 12, 2009
Proef3 LCD 4x40 characters aansluiten en sturen January 12, 2009
Proef4 Temperatuurmeting met een DS18B20 sensor van DALLAS January 13, 2009
Proef5 Rotary encoder aansluiten en uitlezen op de LCD display January 13, 2009

Proef6 TSOP1736 IR dekoder en uitlezen op de LCD display January 14, 2009
Proef7 Een 24 uurs klok met een 6x7 segments display January 21, 2009
Proef8 Een 24 uurs klok met een 6x7 segments uitlezing plus binaire aanduiding op 24 leds via SPI January 23, 2009

Proef9 Een universele timermodule February 25, 2009

AVR toepassingen :


IR detector via macrolens en een ATtiny45 AVR controller 9 jan 2009
150V generator voor de externe highspeed shutter January 10, 2009

Vroegere FPGA ontwerpen:

Update pinnummers
Opstarten Blue Bird FPGA boardje zeven_segment.
Template voor schema entry.
rx uart verilog routine.
tx_uart verilog routine.
Eerste oefening een 8 bit up/down counter
Lcd 2x16 character display.
Schema entry omzetten naar verilog code
RS232 transfer routine.
Piano toetsen.
10 bits pwm met rotary encoder
Schema entry 8bit teller en led display.
Multiplay routine.
looplicht
VGA driver
LCD 4.3" ontwerp. * update November 18, 2007 pll stond verkeerd op 27Mhz!
Reactie test programma
Ontwerp van een 433 Mhz afstandsbediende lichtregeling * update November 26, 2007
Download pagina. * update November 27, 2007

Quartus tool tutorials.


fotoopa pbase website

fotoopa flickr website

fotoopa smugmug website

Laatste update: February 25, 2009